加州山景城2019年5月14日 /美通社/ --
亮點(diǎn):
新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)近日宣布, 新思科技和Arm擴(kuò)展合作,提供支持新思科技Fusion Compiler?解決方案的QuickStart設(shè)計(jì)實(shí)現(xiàn)套件(QIK),這是業(yè)界唯一一個(gè)完全集成的RTL-to-GDSII實(shí)現(xiàn)系統(tǒng)。為提供最短的設(shè)計(jì)收斂時(shí)間(TTR)和提高基于Arm®處理器的功耗、性能和面積(PPA)而進(jìn)行架構(gòu)設(shè)計(jì),F(xiàn)usion Compiler加速設(shè)計(jì)實(shí)現(xiàn)以盡早實(shí)現(xiàn)客戶包含ARM最新和未來核心架構(gòu)的高差異化產(chǎn)品。這項(xiàng)最新合作建立在早期合作的基礎(chǔ)上,推動(dòng)集成Arm的Cortex®-A76和Neoverse? N1處理器的片上系統(tǒng)(SoC)早期采用者實(shí)現(xiàn)成功流片。
Arm客戶業(yè)務(wù)線營銷副總裁Ian Smythe表示:“Arm和新思科技擁有超過25年的成功合作,使設(shè)計(jì)師能夠在滿足功耗、性能和面積目標(biāo)的同時(shí),迅速地將創(chuàng)新產(chǎn)品推向市場。這一最新合作成果將確保部署了新思科技Fusion Compiler的設(shè)計(jì)者能夠基于從移動(dòng)設(shè)備到云基礎(chǔ)設(shè)施整個(gè)計(jì)算范圍內(nèi)均適用的Arm新一代處理器,加速差異化產(chǎn)品的開發(fā)?!?nbsp;
Arm和新思科技合作構(gòu)建QIK(包括腳本和參考指南),以捕捉使用新思科技Fusion Design Platform?(如今包括Fusion Compiler)來實(shí)現(xiàn)關(guān)鍵Arm處理器的最佳實(shí)踐。新思科技QIK還基于Arm Artisan® Physical IP和POP? IP。Arm和新思科技最近在硅谷新思科技用戶群聯(lián)合介紹了一些應(yīng)用于Cortex-A76、Neoverse N1以及未來處理器的最佳實(shí)踐。設(shè)計(jì)人員可以在SolvNet上查看此演示文稿,網(wǎng)址: https://solvnet.synopsys.com/retrieve/3063262.html。
新思科技芯片設(shè)計(jì)事業(yè)部聯(lián)席總經(jīng)理Deirdre Hanford表示:“作為Fusion Design Platform的一部分,F(xiàn)usion Compiler提供了一種高度差異化的解決方案,以實(shí)現(xiàn)Arm新一代核心所針對(duì)的應(yīng)用所要求的最佳PPA。通過擴(kuò)展與Arm的設(shè)計(jì)實(shí)現(xiàn)協(xié)作來整合Fusion Compiler,我們正在加速使用業(yè)界唯一RTL-to-GDSII解決方案獲得同類最佳設(shè)計(jì)實(shí)現(xiàn)結(jié)果和最快設(shè)計(jì)收斂的行業(yè)部署?!?/p>
新思科技Fusion Design Platform的最新產(chǎn)品Fusion Compiler具有獨(dú)特的架構(gòu),使設(shè)計(jì)團(tuán)隊(duì)能夠以最收斂的方式實(shí)現(xiàn)最佳的PPA水平,以確保最快和最可預(yù)測(cè)的TTR。部署一個(gè)單一的、高度可擴(kuò)展的數(shù)據(jù)模型,并原生地集成一個(gè)利用業(yè)界golden signoff分析工具技術(shù)的分析骨干,F(xiàn)usion Compiler確保關(guān)鍵的PPA指標(biāo)在整個(gè)RTL-to-GDSII設(shè)計(jì)流程中得到高效和有效的優(yōu)化。Fusion Compiler通過一個(gè)高杠桿和收斂的優(yōu)化框架,實(shí)現(xiàn)同類最佳的PPA,從而形成一個(gè)完全統(tǒng)一的物理綜合和優(yōu)化方法,在這種方法中,行業(yè)領(lǐng)先的新思科技技術(shù)可以在整個(gè)流程中隨時(shí)部署,以達(dá)到最大效果和最佳的總體收斂性。這一開創(chuàng)性的方法與傳統(tǒng)的前端和后端工具組合相比,最佳可以提高20%的時(shí)序結(jié)果性能 (QoR)、改善10-15%的總功耗和5%的面積。此外,F(xiàn)usion Compiler無與倫比的性能支持片上系統(tǒng)級(jí)全局設(shè)計(jì)規(guī)劃,提供創(chuàng)新的層次化設(shè)計(jì)流程,從而提高生產(chǎn)力。