DesignWare處理器IP核的集成助力京瓷公司實(shí)現(xiàn)超級(jí)分辨率圖像處理SoC一次流片成功
加州山景城2021年3月26日 /美通社/ --
要點(diǎn):
新思科技(Synopsys, Inc., 納斯達(dá)克股票代碼:SNPS)近日宣布,總部位于日本大阪的京瓷辦公信息系統(tǒng)公司(京瓷公司)采用新思科技DesignWare®ARC®EV6x嵌入式視覺處理器IP核,結(jié)合卷積神經(jīng)網(wǎng)絡(luò)(CNN)引擎和ARC MetaWare® EV開發(fā)工具包,實(shí)現(xiàn)了其新多功能產(chǎn)品(MFP)SoC的一次流片成功。 通過使用新思科技的可編程ARC EV處理器,京瓷公司成功集成了超分辨率等高性能人工智能(AI)處理功能,能夠靈活支持未來AI模型。此外,京瓷公司還部署了新思科技HAPS ®基于FPGA的原型驗(yàn)證系統(tǒng),以加速ARC EV軟件開發(fā)、SoC集成和系統(tǒng)驗(yàn)證。
京瓷公司軟件開發(fā)事業(yè)部總經(jīng)理Michihiro Okada表示:“在我們的MFP SoC中實(shí)現(xiàn)高級(jí)AI功能需要高性能、低功耗的處理器IP核和高質(zhì)量的工具鏈,讓我們能夠在并行開發(fā)SoC的同時(shí)找到并測(cè)試AI算法。只有新思科技的DesignWare ARC EV處理器IP核和成熟的MetaWare EV工具包才能滿足我們對(duì)擴(kuò)展性、性能和面積的要求?!?/p>
DesignWare ARC EV6x處理器系列集成了標(biāo)量、矢量DSP和卷積神經(jīng)網(wǎng)絡(luò)處理單元,可實(shí)現(xiàn)高度精確和快速的視覺處理。EV6x處理器支持多種已被廣泛采用的卷積神經(jīng)網(wǎng)絡(luò),包括SR-GAN、MobileNET、Yolo、GoogLeNet、SSD和ResNet。為了簡化軟件應(yīng)用程序開發(fā),EV6x處理器由一套全面的工具和軟件DesignWare ARC MetaWare EV開發(fā)工具包所支持。工具包內(nèi)包括MetaWare NN編譯器,可對(duì)使用Tensorflow或Pytorch等流行框架進(jìn)行訓(xùn)練的神經(jīng)網(wǎng)絡(luò)進(jìn)行分析,并為可編程的卷積神經(jīng)網(wǎng)絡(luò)自動(dòng)生成可執(zhí)行程序。
新思科技IP核營銷和戰(zhàn)略高級(jí)副總裁John Koeter表示:“隨著新興的人工智能應(yīng)用被納入最新的高性能神經(jīng)網(wǎng)絡(luò),開發(fā)者需要卓越的硬件技術(shù)和軟件工具才能實(shí)現(xiàn)SoC的按時(shí)交付。我們的AI優(yōu)化型IP核解決方案能夠?qū)崿F(xiàn)快速準(zhǔn)確的視覺處理,協(xié)助京瓷公司等企業(yè)更快構(gòu)建有競(jìng)爭力的產(chǎn)品,并顯著降低風(fēng)險(xiǎn)?!?/p>
供貨情況和其他資源
DesignWare ARC EV處理器、ARC MetaWare EV開發(fā)工具包和HAPS®基于FPGA的原型驗(yàn)證系統(tǒng)現(xiàn)已推出。
新思科技DesignWare IP核簡介
新思科技是提供面向片上系統(tǒng) (SoC) 設(shè)計(jì)的高質(zhì)量硅驗(yàn)證IP核解決方案的領(lǐng)先供應(yīng)商。廣義上的DesignWare IP核組合包括邏輯庫、嵌入式存儲(chǔ)器、PVT傳感器、嵌入式測(cè)試、模擬IP核、有線和無線接口IP核、安全I(xiàn)P核、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開發(fā)以及將IP核整合進(jìn)芯片,新思科技IP核Accelerated計(jì)劃提供IP核原型設(shè)計(jì)套件、IP核軟件開發(fā)套件和IP核子系統(tǒng)。新思科技對(duì)IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強(qiáng)大的IP核開發(fā)方法使設(shè)計(jì)人員能夠降低整合風(fēng)險(xiǎn),并加快上市時(shí)間。DesignWare IP核的更多相關(guān)信息請(qǐng)見www.synopsys.com/designware。