omniture

NVIDIA選用新思科技經(jīng)驗(yàn)證DesignWare DDR IP核,支持其高性能云計(jì)算網(wǎng)絡(luò)芯片

DesignWare DDR IP以包括7納米在內(nèi)的多種硅工藝,為計(jì)算密集型人工智能應(yīng)用提供高性能內(nèi)存接口
Synopsys, Inc.
2020-08-12 08:00 14009

加州山景城2020年8月12日 /美通社/ --

重點(diǎn):

  • 高質(zhì)量DesignWare DDR PHY IP核為NVIDIA提供無與倫比的性能、延遲和電源效率
  • DDR PHY支持DDR5/4的每個(gè)通道多個(gè)DIMM,滿足NVIDIA的網(wǎng)絡(luò)數(shù)據(jù)速率和內(nèi)存容量要求
  • 基于固件的現(xiàn)場(chǎng)可升級(jí)訓(xùn)練可提高通道的穩(wěn)定性和可靠性,并且有助于算法更新,從而降低采用新內(nèi)存協(xié)議的風(fēng)險(xiǎn)

新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)近日宣布,NVIDIA的網(wǎng)絡(luò)業(yè)務(wù)部門Mellanox將采用經(jīng)驗(yàn)證的DesignWare® DDR5/4 PHY IP,以滿足其針對(duì)高性能計(jì)算和人工智能應(yīng)用的InfiniBand網(wǎng)絡(luò)芯片不斷變化的內(nèi)存需求。NVIDIA正在高性能和云計(jì)算領(lǐng)域投入更多,憑借高達(dá)80位數(shù)據(jù)路徑和對(duì)每個(gè)通道多個(gè)DIMM的支持,DesignWare DDR5/4 IP核可滿足NVIDIA基本數(shù)據(jù)速率和內(nèi)存容量的要求。作為新思科技廣泛的內(nèi)存接口IP核組合的一部分,DesignWare DDR5/4 PHY IP核由控制器、PHY和各種工藝的驗(yàn)證IP核組成,支持所有必備功能,有助于Mellanox將這些IP核整合到其ASIC和芯片中,降低相關(guān)風(fēng)險(xiǎn)。

DesignWare DDR5/4 PHY IP核提供基于固件的訓(xùn)練,無需更改硬件即可進(jìn)行現(xiàn)場(chǎng)升級(jí),從而幫助客戶降低采用新協(xié)議的風(fēng)險(xiǎn)?;诠碳挠?xùn)練也有助于使用復(fù)雜的訓(xùn)練模式,在系統(tǒng)層面上支持最高裕度和通道可靠性。就功率效率而言,DDR5/4 PHY IP核提供多個(gè)低功率狀態(tài),具有較短的退出延遲和多個(gè)預(yù)訓(xùn)練狀態(tài),可實(shí)現(xiàn)動(dòng)態(tài)頻率調(diào)整功能。

新思科技解決方案事業(yè)部營(yíng)銷高級(jí)副總裁John Koeter表示:“用于數(shù)據(jù)密集型網(wǎng)絡(luò)和人工智能應(yīng)用的高性能ASIC和芯片,需要可有效降低性能瓶頸的高帶寬片外存儲(chǔ)器技術(shù)。DesignWare DDR5/4 PHY IP核以最高數(shù)據(jù)速率運(yùn)行,具有基于固件的訓(xùn)練等差異化功能,使NVIDIA等公司能夠以更低的風(fēng)險(xiǎn)在其設(shè)計(jì)中部署最新功能?!?/p>

NVIDIA旗下Mellanox業(yè)務(wù)工程部高級(jí)副總裁Shlomit Weiss稱:“長(zhǎng)期以來,我們一直將新思科技的高質(zhì)量IP核集成到我們的芯片中,因此我們選擇將其DesignWare IP核整合到我們具有網(wǎng)絡(luò)計(jì)算功能的最新InfiniBand解決方案中。新思科技的DDR PHY IP核是市面上的最佳解決方案,既能滿足我們嚴(yán)格的內(nèi)存需求,也能為我們提供實(shí)現(xiàn)差異化產(chǎn)品所需的質(zhì)量、容量和性能。”

可用性和資源

DesignWare DDR5/4 IP現(xiàn)已推出。詳情請(qǐng)?jiān)L問DesignWare內(nèi)存接口IP網(wǎng)頁(yè)。

DesignWare IP核簡(jiǎn)介
新思科技是面向芯片設(shè)計(jì)提供高質(zhì)量硅驗(yàn)證IP核解決方案的領(lǐng)先供應(yīng)商。DesignWare IP核組合包括邏輯庫(kù)、嵌入式存儲(chǔ)器、嵌入式測(cè)試、模擬IP、有線和無線接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開發(fā)以及將IP整合進(jìn)芯片,新思科技IP Accelerated計(jì)劃提供IP原型設(shè)計(jì)套件、IP軟件開發(fā)套件和IP子系統(tǒng)。新思科技對(duì)IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強(qiáng)大的IP開發(fā)方法使設(shè)計(jì)人員能夠降低整合風(fēng)險(xiǎn),并加快上市時(shí)間。垂詢DesignWare IP核詳情,請(qǐng)?jiān)L問https://www.synopsys.com/designware。

新思科技簡(jiǎn)介
新思科技(Synopsys, Inc. , 納斯達(dá)克股票代碼:SNPS)是眾多創(chuàng)新型公司的 Silicon to Software?(“芯片到軟件”)合作伙伴,這些公司致力于開發(fā)我們?nèi)粘K蕾嚨碾娮赢a(chǎn)品和軟件應(yīng)用。作為全球第 15 大軟件公司,新思科技長(zhǎng)期以來一直是電子設(shè)計(jì)自動(dòng)化(EDA)和半導(dǎo)體IP領(lǐng)域的全球領(lǐng)導(dǎo)者,并且在軟件安全和質(zhì)量解決方案方面也發(fā)揮著越來越大的領(lǐng)導(dǎo)作用。無論您是創(chuàng)建高級(jí)半導(dǎo)體的片上系統(tǒng)(SoC)設(shè)計(jì)人員,還是編寫需要最高安全性和質(zhì)量的應(yīng)用程序的軟件開發(fā)人員,新思科技都能夠提供您所需要的解決方案,幫助您推出創(chuàng)新性的、高質(zhì)量的、安全的產(chǎn)品。有關(guān)更多信息,請(qǐng)?jiān)L問 www.synopsys.com。

編輯聯(lián)系人:

Camille Xu
新思科技
電郵:wexu@synopsys.com

Kelly James
新思科技
電郵:kellyj@synopsys.com

消息來源:Synopsys, Inc.
相關(guān)股票:
NASDAQ:SNPS
China-PRNewsire-300-300.png
相關(guān)鏈接:
全球TMT
微信公眾號(hào)“全球TMT”發(fā)布全球互聯(lián)網(wǎng)、科技、媒體、通訊企業(yè)的經(jīng)營(yíng)動(dòng)態(tài)、財(cái)報(bào)信息、企業(yè)并購(gòu)消息。掃描二維碼,立即訂閱!
collection