omniture

加特蘭汽車?yán)走_(dá)芯片通過(guò)DesignWare ARC處理器IP核進(jìn)入大規(guī)模量產(chǎn) | 美通社

2019-12-12 14:59

新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)與加特蘭微電子(Calterah Semiconductor)近日共同宣布,基于新思科技DesignWare® ARC® EM處理器IP核,加特蘭新一代先進(jìn)CMOS毫米波(MMW)雷達(dá)芯片Alps進(jìn)入大規(guī)模量產(chǎn)。加特蘭實(shí)施了ISO 26262功能安全開(kāi)發(fā)工藝,以便確保Alps芯片系列達(dá)到ASIL B級(jí)標(biāo)準(zhǔn)的汽車安全要求,對(duì)190多個(gè)模塊進(jìn)行了功能安全相關(guān)的分析和檢測(cè),并且分析了這些模塊的1000多項(xiàng)失效模式,開(kāi)發(fā)出多個(gè)芯片級(jí)安全機(jī)制。通過(guò)利用新思科技符合ASIL標(biāo)準(zhǔn)的ARC EM6處理器,加特蘭成功達(dá)到其功能安全ASIL等級(jí)目標(biāo),同時(shí)提高了Alps汽車?yán)走_(dá)芯片的整體處理性能和電源效率。 

加特蘭Alps芯片系列最多包含四個(gè)發(fā)射通道、四個(gè)接收通道、一個(gè)高度可配置的波形發(fā)生器,以及一個(gè)高達(dá)50 MSPS采樣率的模數(shù)轉(zhuǎn)換器。完整、高效的信號(hào)處理基帶實(shí)現(xiàn)經(jīng)典雷達(dá)信號(hào)處理算法的硬件固化,大大節(jié)省開(kāi)發(fā)資源,并交付一個(gè)具有低功耗、高效能優(yōu)勢(shì)的解決方案。除了傳統(tǒng)的嵌入式晶圓級(jí)球柵陣列(eWLB)封裝,Alps芯片系列還包括天線集成在芯片封裝上的AiP解決方案,極大降低了雷達(dá)開(kāi)發(fā)的難度和成本。豐富的下一代產(chǎn)品系列為用戶提供從長(zhǎng)距、中距到短距、超短距的全方位雷達(dá)解決方案。 

新思科技提供廣泛的汽車級(jí)DesignWare IP核組合,符合ASIL標(biāo)準(zhǔn)及嚴(yán)格的AEC-Q100可靠性標(biāo)準(zhǔn),并已通過(guò)ISO 26262認(rèn)證,支持汽車質(zhì)量管理,有助于加速開(kāi)發(fā) ADAS、網(wǎng)聯(lián)車輛和信息娛樂(lè)系統(tǒng)以及MCU設(shè)計(jì)。符合ASIL標(biāo)準(zhǔn)的DesignWare ARC EM處理器集成了硬件安全功能和安全監(jiān)控器,以便發(fā)現(xiàn)系統(tǒng)錯(cuò)誤。

(美通社,2019年12月12日加州山景城和上海)